Intel разкрива 56-ядрен процесор Xeon 'Cascade Lake', за да изпревари 64-ядрения EPYC



Intel late Tuesday made a boat-load of enterprise-relevant product announcements, including the all important update to its Xeon Scalable enterprise processor product-stack, with the addition of the new 56-core Xeon Scalable 'Cascade Lake' processor. This chip is believed to be Intel's first response to the upcoming AMD 7 nm EPYC 'Rome' processor with 64 cores and a monolithic memory interface. The 56-core 'Cascade Lake' is a multi-chip module (MCM) of two 28-core dies, each with a 6-channel DDR4 memory interface, totaling 12-channel for the package. Each of the two 28-core dies are built on the existing 14 nm++ silicon fabrication process, and the IPC of each of the 56 cores are largely unchanged since 'Skylake.' Intel however, has added several HPC and AI-relevant instruction-sets.

Като начало Intel представи DL Boost, който би могъл да бъде фиксиран функционален хардуерен матричен умножител, който ускорява изграждането и обучението на AI дълбочинни невронни мрежи. На следващо място, са хардуерно смекчаване срещу няколко уязвими уязвимости на защитния процесор, които преследват компютърния свят от началото на 2018 г., включително някои варианти на „Spectre“ и „Meltdown“. Една хардуерна корекция представя по-малко въздействие върху производителността в сравнение със софтуерна корекция под формата на пластир на фърмуер. Intel добави поддръжка за постоянната памет на Optane, която е основната визия на компанията за това, което успява за изменчива първична памет като DRAM. В момента по-бавна от DRAM, но по-бърза от SSD дискове, Optane постоянната памет е енергонезависима и съдържанието й може да бъде направено така, че да преживее прекъсването на електрозахранването. Това позволява на sysadmins да изключва целия сървър, за да намали мащаба с натоварванията, без да се притеснявате за дълги времена на чакане, за да възстановите продължителността на работа при събуждане на тези сървъри. Сред добавените набори от CPU инструкции са AVX-512 и AES-NI. Intel Speed ​​Select е прясно въртене на пренебрегвана функция, която повечето процесори са имали в продължение на десетилетия, което позволява на администраторите да избират дистанционно конкретни множители за процесорни ядра. Не твърде различна от това е Resource Director Technology, която ви дава по-фини QoS (качество на услугата) опции за конкретни ядра, PID, виртуални машини и т.н.

За разлика от предишните модели на Xeon Scalable, първият процесор на Xeon Scalable 'Cascade Lake', Xeon Platinum 9200, е FC-BGA пакет и не е поставен в сокет. Този 5 903-пинов BGA пакет използва общ интегриран радиатор с двата 28-ядрени матрици отдолу. Двете матрици разговарят помежду си чрез пакетна връзка UPI x20 за свързване в пакет, докато всеки матрик извежда втората си връзка UPI x20 като двете връзки x20, за да мащабира до два пакета на един борд (112 ядра).
Source: HotHardware